目录
一、设计简介
……………………………………2
………………………………………2
………………………..3
二、设计及芯片介绍
……………………………….4
……………………………….5
……………………………….6
……………………………….7
6. 设计中存在的问题…………………………19
7. 仿真图………………………………………19
三、材料清单………………………………….22
四、总结……………………………………….23
一、设计简介
1、抢答器简介
当今的社会竞争日益激烈,选拔人才,评选优胜,知识竞赛之类的活动愈加频繁,而在竞赛中往往分为几组参加,这时针对主持人提出的问题,如果要是让抢答者用举手等方法,这在某种程度上会因为主持人的主观误断造成比赛的不公平性。比赛中为了准确、公正、直观地判断出第一抢答者,这就要有一种抢答设备作为裁判员,这就必然离不开抢答器。
抢答器是一种应用非常广泛的设备,在各种竞赛、抢答场合中,它能迅速、客观地分辨出最先获得发言权的选手。早期的抢答器只由几个三极管、可控硅、发光管等组成,能通过发光管的指示辩认出选手号码。现在大多数抢答器均使用单片机或数字集成电路,并增加了许多新功能,如选手号码显示、抢按前或抢按后的计时、选手得分显示等功能。
2、功能简介
,序号分别为S1,S2,S3,S4,S5,S6,S7,S8,优先抢答者按动本组按键,组号立即显示在LED显示器上显示,同时封锁其他组的按键信号。
,按动清除键,LED显示器清零灭灯。
,启动开始键后,要求30S定时起开始工作,
LED显示器计时。
,无抢答者,则本次抢答无效,系统短暂报警。
3、使用软件及参考资料
使用软件:multisim 12,Microsoft Word Starter 2010,Easy Paint Tool SAI , Adobe Reader 9
参考文献:《数字电子技术基础》(高等教育出版社,第五版),《模拟电子技术》(高等教育出版社,第四版),《电子创新设计与实践》(国防工业出版社2005年版),百度百科
二、设计及芯片介绍
1、设计思路框图
抢答
按钮
译码显示
译码电路
锁存器
优先编码电路
控制电路
主持人控制开关
定时电路
秒脉冲产生
电路
显示电路
译码电路
报警电路
2、抢答电路设计
简介:当选手按动开关时,编码器74ls147将抢答选手的编号编码为2进制输入锁存器74ls373中,同时利用D触发器74ls74和74ls373对输出的数据进行锁存,输出的数据通过计数器74ls192进入CD4511驱动数码管显示。当主持人闭合清零开关时,74ls192清零,数码管显示变为0。消隐级开关闭合时,CD4511消隐功能端为低电平,数码管不显示。
3、定时电路设计
简介:当主持人打开清零开关,74ls160开始计数,CD4511驱动数码管计时,选手按下抢答开关,CD4511消隐端为低电平,数码管不显示数。
4、芯片介绍
(1)、抢答电路部分
①74ls147
10 线-4 线优先编码器(BCD 输出)
简要说明:
147 将9 条数据线(1-9)进行4 线BCD 编码,即对最高位数据线进行译码。当1-9 均为高电平时,编码输出(ABCD)为十进制零。故不需单设/IN0 输入端。
管脚图:
真值表:
②74ls373
八D 锁存器(3S,锁存允许输入有回环特性)
373 的输出端O0~O7 可直接与总线相连。
当三态允许控制端 OE 为低电平时,O0~O7 为正常逻辑状态,可用来驱动负载或总线。当OE 为高电平时,O0~O7 呈高阻态,即不驱动总线,也不为总线的负载,但锁存器内部的逻辑操作不受影响。
当锁存允许端 LE 为高电平时,O 随数据D 而变。当LE 为低电平时,O 被锁存在已建立的数据电平。
引脚图:
真值表:
③74ls192
十进制同步加减计数器
管脚图:
真值表:
④CD4511
七段译码器,数码管驱动器
管脚图:
八路定时抢答器说明书 来自淘豆网m.daumloan.com转载请标明出处.