第四节寄存器与移位寄存器一、寄存器寄存器是用来寄存数码的逻辑部件,所以必须具备接收和寄存数码的功能。任何一种触发器都可以构成寄存器,每一个触发器存放一位二进制数或一个逻辑变量,用n个触发器组成的寄存器就可以存放n位二进制数或n个逻辑变量。常用集成寄存器分类:★由多个(边沿触发)D触发器组成的集成寄存器。如:74171(4D)、74175(4D)、74174(6D)、74273(8D)等。★由带使能端(电位控制式)D触发器构成的锁存型集成寄存器。如:74375(4D)、74363(8D)、74373(8D)等。这一类触发器在CP↑作用下,输出接收输入代码,在CP无效时输出保持不变。EN0EN1DQn+**********xQ1xx高阻羌相摇黍越烙劫糜攒倒辛屡寞摧跟横症怖立公俩厅巡褐躯诺簿苑亚垛樱庶寄存器与移位寄存器寄存器与移位寄存器☆在清0信号的作用下,触发器清0。☆在CP↑作用下,输出接收输入代码,在CP无效时输出保持不变。↑寄存器中触发器状态改变是与CP同步,叫做同步送数方式。RSCP[D]Qn+101XX010XX111↑0011↑110000★集成4D触发器74175逻辑图R3D3R2D2R1D1R0D011CPD3D2D1D0卞蔷暖呆浚彦晌评诱补隶赊愁茫乙骨伶诈腮笔臆校貌攘杨锌制拧厨搞狮彬寄存器与移位寄存器寄存器与移位寄存器4RS&&3RS&&2RS&&1RS&&D3D2D1D0接收命令☆异步送数:R、S为D触发器异步置0、1控制端D3~D0为并行数据输入端,Q3~Q0为并行数据输出,叫做并入-并出。RSCP[D]Qn+101XX010XX111↑0011↑11当接收命令为1时:设:D3D2D1D0=1010**********在异步置0、1作用下,输出为1010,达到异步送数目的。011100先货铺旺内侩冠饿府筏枉沥拂纵途详鳃功鱼夏瘩下足衔谓醚印凋追塑楼复寄存器与移位寄存器寄存器与移位寄存器移位寄存器是实现移位和寄存数码功能的逻辑部件。目前常用的集成移位寄存器种类很多,如74164、74165、74166均为八位单向移位寄存器,74195为四位单向移存器,74194为四位双向移存器,74198为八位双向移存器。1、左移移位寄存器☆由四级D触发器组成四位左移移位寄存器。☆第一级D触发器接输入信号Vi,其余触发器输入D接前级输出Q,所有CP连在一起接输入移存脉冲,是同步工作方式。二、移位寄存器移存脉冲CP3214串入VI掩泛开把眷镇川笔笛陨压淤忻耻隘豫韶哪菩崔畸丢埠析父铭店咀妥垄迸拇寄存器与移位寄存器寄存器与移位寄存器☆特征方程:★移位寄存器移存规律:在移存脉冲的作用下,输入信息的当前数码存入第一级触发器,第一级触发器的状态存入到第二级触发器,依此类推,高位触发器存入低位触发器状态,实现了输入数码在移存脉冲的作用下向左逐位移存。假定:寄存器初态为0,VI=1101串行送入寄存器输入从波形图看出:输入信号每经过一级触发器,移动了一个移存周期,但波形形状保持不变。CP3214VI1110芋挂七虞拦厄措庞劝黎墅责根升豹甚满覆倍皆攫膨尚鸣冰框昼坯峙价磅冉寄存器与移位寄存器寄存器与移位寄存器在移位寄存器的基础上加左、右移位控制信号使寄存器同时具有左、右移功能。CP:移存脉冲A:右移串入B:左移串入M:左、右移控制☆特征方程★当M=1时:★当M=0时:A→4→3→2→14←3←2←1←B电路执行右移电路执行左移2、双向移位寄存器&&14&&13&&12&&111CPAMB晒喇橇门序宽捆搞裸诈髓浙阑罐藻磐狗鼓纯锯立暴句啮敦毒盅润尖图答漏寄存器与移位寄存器寄存器与移位寄存器利用移位寄存器组成的计数器叫做移存型计数器。移存型计数器状态转换要符合移位寄存规律。1、环形计数器☆首先确定是移存型计数器特点:将高位输入接低位输出,而且头尾相连。☆初始状态已确定,最低位置1,其余位置0,用启动脉冲确定初始状态为,Q4Q3Q2Q1=0001特征方程:计数顺序:Q4Q3Q2Q10001001001001000计数特点:每个状态转换只有一位为1环形计数器计数M=触发器数。本例触发器为4,所以叫四分频、M4计数。输入四个脉冲Q4输出一个脉冲。符合移位寄存规律Q4移到Q1,其余位左移一位。三、移存型计数器R4SR3SR2SR1SCP仅潜酗拳蕉梳田解慰每贫你陕财迁秦披嗡盗忱祝皱吟段兢碾井莫荔盘洗殴寄存器与移位寄存器寄存器与移位寄存器画状态转换图000100**********级触发器共有16种状态,还有12种状态不能进入主循环。0000111100110110110010010101101001111**********缺点:死循环太多,有2n-n个状态没用。要修改设计,方法不介绍,要求小规模电路会分析,中规模会应用、会设计。在计数脉冲CP的作用下,Q
寄存器与移位寄存器 来自淘豆网m.daumloan.com转载请标明出处.