下载此文档

线阵CCD驱动的FPGA时序设计.doc


文档分类:通信/电子 | 页数:约6页 举报非法文档有奖
1/6
下载提示
  • 1.该资料是网友上传的,本站提供全文预览,预览什么样,下载就什么样。
  • 2.下载该文档所得收入归上传者、原创者。
  • 3.下载的文档,不会出现我们的网址水印。
1/6 下载此文档
文档列表 文档介绍
中国海洋大学
2007级电子信息科学与技术
D 驱动的FPGA时序设计
实验组成员:袁航周杰赵宁杨剑波
D,英文全称:Charge-coupled Device,中文全称:电荷耦合元件。D是一种半导体器件,能够把光学影像转化为数字信号。 CCD上植入的微小光敏物质称作像素(Pixel)。D上包含的像素数越多,D的作用就像胶片一样,D上有许多排列整齐的电容,能感应光线,并将影像转变成数字信号。D的转换效率、信噪比等光电特性只有在合适的时序驱动下才能达到设计所规定的最佳值,输出稳定可靠的信号,因此,驱动电路的设计也就成为其应用中的关键问题之一。
D;时序;驱动仿真
一、实验设计要求
D驱动时钟,用一输入的clk,D、AD、D系统,并要求有一个复位端reset。
二、实验目的
D的电子系统控制逻辑时序的方法,并给出时序仿真波形,D驱动电路的时序设计,了解一个系统设计的基本方法,加深了解时序电路的设计方法。
三、实验设备
ccd线阵:sonyILX511
AD:Analog Devices --- AD9224
FIFO:Integrated Device Technology --- IDT7204
Cypress --- CY7C460A
四、背景介绍
AD
电路里面的模拟信号转换为数字信号的电路简称AD电路。
FIFO
英文First In First Out 的缩写,是一种先进先出的数据缓存器,他与普通存储器的区别是没有外部读写地址线,这样使用起来非常简单,但缺点就是只能顺序写入数据,顺序的读出数据,其数据地址由内部读写指针自动加1完成,不能像普通存储器那样可以由地址线决定读取或写入某个指定的地址。
CCD
CCD是以电荷作为信号,而不同于其他大多数器件是以电流或者电压为信号,其基本功能是信号电荷的产生、存储、传输和检测。,产生与光电荷量成正比的弱电压信号,经过滤波、放大处理,通过驱动电路输出一个能表示敏感物体光强弱的电信号或标准的视频信号。基于上述将一维光学信息转变为电信息输出的原理,D可以实现图像传感和尺寸测量的功能。
其显著特点是:;,工作电压低,抗冲击与震动,性能稳定,寿命长;,噪声低,动态范围大;,有自扫描功能,图像畸变小,无残像;,像素集成度高,尺寸精确,商品化生产成本低。因此,许多采用光学方法测量外径的仪器,把CCD器件作为光电接收器。
                 
五、设计思路:
在老师的指导下,我们对要设计的数字系统进行了分析,其设计的框图如下:
在上图中我们可以清楚地看到我们需要做的是用一个输入的clk,D、AD、FIFO所需要的clk,D需要两个时钟:rog和clk,AD和FIFO分别需要一个clk。
芯片的选择: IDT公司的CMOS ASYNCHRONOUS FIFO IDT7203,D和AD9224系列的AD采样器,这三个片子所需要的clk分别为:
根据sony公司的ILX511 D的技术手册可以知道,D的最好工作时钟在2MHz条件下,D线阵共有2086个像元,其中只有2048个像源是有效的。前面32个和后面6个像元是

线阵CCD驱动的FPGA时序设计 来自淘豆网m.daumloan.com转载请标明出处.

非法内容举报中心
文档信息
  • 页数6
  • 收藏数0 收藏
  • 顶次数0
  • 上传人小猪猪
  • 文件大小0 KB
  • 时间2011-12-06