实验报告4-存储器.pdf实 验 __四__
姓 名 成 绩
实验日期
任课教师
【实验名称】
存储器
【目的与要求】
1. 计数器
2. 寄存器的使用
3. 掌握 ROM 和 RAM 的工作原理
4. 学会对 ROM 和 RAM 存取数据
【实验内容】
1. 顺序地址修改器 74161
2. 八 D 触发器 74273b
3. ROM
4. RAM
5. 将 74161 作为读 ram 低 4 位的地址来用
【操作步骤】
1、计数器(顺序地址修改器)74161,实际上是一个为可预置的 4 位二进制同
步计数器计数器,74161 的清除端是异步的。当清除端 CLRN 为低电平时,不
管时钟端 CLK 状态如何,即可完成清除功能。 74161 的预置是同步的。当置
入控制器 LDN 为低电平时,在 CLOCK 上升沿作用下,输出端 QA-QD 与数
据输入端 A-D 相一致。对于 54/74161,当 CLK 由低至高跳变或跳变前,如
果计数控制端 ENP、ENT 为高电平,则 LOAD 应避免由低至高电平的跳变,
而 54/74LS161 无此种限制。 74161 的计数是同步的,靠 CLK 同时加在四个触
发器上而实现的。当 ENP、ENT 均为高电平时,在 CLK 上升沿作用下 QA-QD
同时变化,从而消除了异步计数器中出现的计数尖峰。对于 54/74161,只有当
CLK 为高电平时,ENP、ENT 才允许由高至低电平的跳变,而 54/74LS161 的
ENP、ENT 跳变与 CLK 无关。 74161 有超前进位功能。当计数溢出时,进位
输出端(RCO)输出一个高电平脉冲,其宽度为 QA 的高电平部分。 在不外
加门电路的情况下,可级联成 N 位同步计数器。 对于 54/74LS161,在 CLK
出现前,即使 ENP、ENT、CLRN 发生变化,电路的功能也不受影响。
管脚图:
74161
LDN
A
B QA
C QB
D QC
ENT QD
ENP RCO
CLRN
CLK
inst1 COUNTER
功能表:
输入变量 输出变量
实验报告4-存储器 来自淘豆网m.daumloan.com转载请标明出处.