下载此文档

(计算机组成原理)实验二存储器和总线实验.ppt


文档分类:IT计算机 | 页数:约28页 举报非法文档有奖
1/28
下载提示
  • 1.该资料是网友上传的,本站提供全文预览,预览什么样,下载就什么样。
  • 2.下载该文档所得收入归上传者、原创者。
  • 3.下载的文档,不会出现我们的网址水印。
1/28 下载此文档
文档列表 文档介绍
(计算机组成原理)实验二存储器和总线实验
返回
(一)实验原理框图
Date
5
1、存储器单元(MEM UNIT)
模型机的存储器部件由一片6116(2K×8位)SRAM芯片实现。
6116芯片:
11根地址线(A)
8根数据线(I/O)
WE#:写控制信号
OE#:读控制信号
CS#:片选信号
CS#
OE#
WE#
D7~D0
状态
1
X
X
高阻抗
未选中
0
1
1
高阻抗
禁止
0
0
1
数据读出
读出
0
1
0
数据写入
写入
Date
6
存储器部件的结构图
实验仪只使用了8根地址线、8根数据线
其余地址线及CS# --接地
存储器的地址由AR通过地址总线提供。
WE#--由M-W#信号控制
OE# --由M-R#信号控制
存储容量:
256×8位
Date
7
读存储器的操作时序图
Date
8
写存储器的操作时序图
返回
Date
9
2、OUTPUT DEVICE
输出设备:完成显示输出数据的功能。
由一片74LS374、一片74LS240驱动芯片及8位数据插座和两个信号插座组成。
当I/O-W# 信号有效时,且地址寄存器(I/O地址)中的第i位为零时,将数据线上的数据送发光管显示。
Date
10

(计算机组成原理)实验二存储器和总线实验 来自淘豆网m.daumloan.com转载请标明出处.

相关文档 更多>>
非法内容举报中心
文档信息
  • 页数28
  • 收藏数0 收藏
  • 顶次数0
  • 上传人na2021
  • 文件大小1.96 MB
  • 时间2021-09-22
最近更新