下载此文档

实验九移位寄存器及其应用.doc


文档分类:高等教育 | 页数:约3页 举报非法文档有奖
1/3
下载提示
  • 1.该资料是网友上传的,本站提供全文预览,预览什么样,下载就什么样。
  • 2.下载该文档所得收入归上传者、原创者。
  • 3.下载的文档,不会出现我们的网址水印。
1/3 下载此文档
文档列表 文档介绍
实验九 移位寄存器及其应用
实验目的
掌握中规模四位双向移位寄存器的逻辑功能
熟悉移位寄存器的应用——实现数据的串行-并行转换和构成环形计数器
实验设备及器件
数字电路实验箱
74LS194(CC40194)×2,CC4011(74LS00),CC4068(74LS30)
实验内容及步骤
测试74LS194的逻辑功能
按图9-5接线,、S1、S0、SL、SR、D0、D1、D2、D3、Q0、Q1、Q2、Q3分别接至逻辑电平显示器的输入插口,CP接单次脉冲源。按表9-5测试
清零
令=0,其它输入为任意状态,这时寄存器输出Q0、Q1、Q2、Q3应均为零
送数
令,S0=S1=1,送入任意四位二进制数,如D0D1D2D3=abcd,加CP脉冲,观察CP=0、CP由0→1、CP由1→0三种情况下寄存器输出状态的变化,观察寄存器输出状态变化是否发生在CP脉冲上升沿
左移
令、S1=0、S0=1,由右移串行输入端SL送入二进制数码如1111, 由CP端连续加四个CP脉冲,观察输出端情况,记录之
右移
令、S1=0、S0=1,由右移串行输入端SR送入二进制数码如0100,连续加四个CP脉冲,观察输出,记录之
保存
寄存器预置任意四位二进制数码abcd,然后令、S1=S0=0,加CP脉冲,观察输出,记录之
表9-5
清零
时钟
模式
串入
并行输入
并行输出
功能总结
CP
S1 S0
SL
SR
D0 D1 D2 D3
Q0 Q1 Q2 Q3
0
x
x x
x
x
x x x x
1

1 1
x
x
x x x x
1 0
1
x
x x x x
1
x
x x x x
1
x
x x x x
1
x
x x x x
0 1
x
0
x x x x
x
1
x x x x
x
0
x x x

实验九移位寄存器及其应用 来自淘豆网m.daumloan.com转载请标明出处.

相关文档 更多>>
非法内容举报中心
文档信息
  • 页数3
  • 收藏数0 收藏
  • 顶次数0
  • 上传人1542605778
  • 文件大小53 KB
  • 时间2022-01-12