.
实验七移位寄存器及其应用
一、实验目的
1、掌握中规模4位双向移位寄存器逻辑功能及使用方法。
2、熟悉移位寄存器的应用一实现数据的串行、并行转换和构成环形计数器。
二、实验原理
1、移位寄存器是一个具有移位功能的寄存器,是指入结束。这时,
4
d2
d1
d°
0
1
1
1
1
移
串行输入的数码已
5
d3
d2
d1
d0
0
1
1
1
操
作
经转换成了并行输
6
d4
d3
d2
d1
d0
0
1
1
出了。
7
d5
d4
d3
d2
d1
d0
0
1
七
当再来一个CP
8
d6
d5
d4
d3
d2
d1
d0
0
次
脉冲时,电路又重
9
0
1
1
1
1
1
1
1
送数
新执仃次并仃输
入,为第二组串行数码转换作好了准备
②并行/串行转换器
并行/串行转换器是指并行输入的数码经转换电路之后,换成串行输出。
图7-4是用两片CC4019(74LS194)组成的七位并行/串行转换电路,它比图7-3多了两只与非门G和G,电路工作方式同样为右移。
图7-4七位并行/串行转换器
寄存器清“0”后,加一个转换起动信号(负脉冲或低电平)。此时,由于方式控制SiSo为11,转换电路执行并行输入操作。当第一个CP脉冲到来后,QQQQQQQQ的状态为0DDDDOBD,并行输入数码存入寄存器。从而使得G输出为1,G输出为0,结果,SS2变为01,转换电路随着CP脉冲的加入,幵始执行右移串行输出,随着CP脉冲的依次加入,输出状态依次右移,待右移操作七次后,Q〜Q的状态都为高电平1,与非门G输出为低电平,G门输出为高电平,SS又变为11,表示并/串行转换结束,且为第二次并行输入创造了条件。转换过程如表7-4所示。
表7-4
CP
QQQQQQQQ
串行输出
0
00000000
1
0DDDDD5D6D
2
10DDDD4D5D
3
110DD2BDD5
D6D
4
1110DD2BD4
D5D6D
5
11110DiD2D3
DD5D6D
6
111110DiD2
D3DD5DD
7
1
1
1
1
1
1
0
D
D2
D3D4D5
D
Dr
8
1
1
1
1
1
1
1
0
D
D2
D4
D
D6D
9
0
Di
D2
D3
D4
D5
D7
中规模集成移位寄存器,其位数往往以4位居多,当需要的位数多于4位时,可把几片移位寄存器用级连的方法来扩展位数。
三、实验设备及器件
1、+5V直流电源2、单次脉冲源
3、逻辑电平幵关4、逻辑电平显示器
5、CC40194X2(74LS194)CC4011(74LS00)CC4068(74LS30)四、实验内容
1、测试CC40194(或74LS194)的逻辑功能
—j
—脉冲源
lb
is|h|13
1^111|w
9|
SV
I5V
VdpQqQig农CPSiSo
CC40194(74LS194)
ChSrDoD]DuDmSlV
实验七移位寄存器及其应用 来自淘豆网m.daumloan.com转载请标明出处.