实验四计数器及其应用班级: 姓名:学号: 一、实验目的 1)学习计数器的基本结构。 2)熟悉常用中规模计数器的逻辑功能及其应用。二、实验内容 1)用 74LS90 实现十进制计数。(先用试灯) 2)实现六进制计数。 3)用 74LS90 设计电路,要求输出信号为时钟频率的十分频,占空比为百分之 50. 4)用 74LS90 实现 12分频、 15分频。 74LS90 引脚图 74LS00 引脚图 74LS90 逻辑图三、实验设计 1) 用 74LS90 实现十进制计数。(先用试灯) 上图为设计好的用 74LS90 实现十进制计数的电路。该电路采用的是 8421BCD 计数法。计数脉冲 CP由输入,接, 则该计数器先进行 2 进制计数,再进行 5 进制计数,从而完成 8421BCD 的十进制计数。各级触发器特征方程如下: CP↓↓↓↓正常计数时需将置 0端、置 9端接地。 2) 实现六进制计数。上图为设计好的用 74LS90 实现六进制计数的电路。该电路是在十进制电路的基础上利用反馈置 0法使它跳越 4个无效状态而得到的。设初态为 0 ,则选择 0~5 为有效状态, 6~9 为无效状态, 当到来时,输出=0110 ,利用 0110 反馈置 0,使计数器返回初态。状态转换表如下所示。 0000 0001 0010 0011 0100 0101 (0 110) 所以,令 R01=R02= ??,相应的逻辑电路如电路图所示。 3) 用 74LS90 设计电路, 要求输出信号为时钟频率的十分频,占空比为百分之 50. 上图为设计好的电路,为了实现百分之 50的占空比,该电路采用 5421BCD 计数法。计数脉冲 CP由输入,接。则该计数器先进行 5进制计数,再进行 2进制计数,从而完成 5421BCD 得到十进制计数。各级触发器特征方程如下: CP↓↓↓↓由此可得到 5421BCD 计数的状态转换表,如下所示。 00000001 00010010 00100011 00110100 01001000 10001001 10011010 10101011 10111100 11000000 正常计数时需将置 0端、置 9端接地。 4) 用 74LS90 实现 12 分频、 15 分频。上图为设计好的用 74LS90 实现 12分频的电路。采用反馈置 0法。首先将 2片 CT74LS90 均接成 8421BCD 十进制计数器,然后将低位片,即第一片的作为高位片,即第二片的 CP,级联成 100 进制计数器,最后用=来反馈置 0组成 12进制计数器。==1 ? 2 上
实验四 计数器及其应用 来自淘豆网m.daumloan.com转载请标明出处.