EDA课程设计报告书
数字钟设计
设计者: 熊兵、万雁程
指导老师:李敏
学号: 09387134、09387123
专业班级:通信0911
理工学院电子系
目录
摘要,关键字………………………………………………………3
正文…………………………………………………………………3
……………………………………………………3
……………………………………………………3
……………………………………………4
……………………………………………………………5
………………………………………………………5
…………………………………………………… 7
……………………………………………………9
、存在问题和进一步的改进意见等…………………………10
……………………………………………………………10
VHDL语言实现数字电子钟的设计
作者:熊兵,万雁程指导老师:李敏
[摘要]:随着基于PLD的EDA技术的发展和应用领域的扩大与深入,EDA技术在电子信息、通信、自动控制及计算机应用等领域的重要性日益突出。本文详细介绍EDA课程设计任务——数字钟的设计的详细设计过程及结果,并总结出心得体会。
[关键字]:EDA技术;VHDL语言;数字钟
EDA技术作为现代电子设计技术的核心,它依赖强大的计算机,在EDA工具软件平台上,对以硬件描述语言HDL为系统逻辑描述手段完成的设计文件,自动地完成逻辑编译、逻辑简化、逻辑分割、逻辑综合,以及逻辑优化和仿真测试,直至实现既定的电子线路系统功能。
1]笔者详细介绍在QUARTUS II软件环境下开发基于VHDL语言数字钟的设计。
1、设计内容
选用合适的可编程逻辑器件及外围电子元器件,设计一个数字电子钟,利用EDA软件(QUARTUS Ⅱ)进行编译及仿真,设计输入可采用VHDL硬件描述语言输入法和原理图输入法,并下载到EDA实验开发系统,连接外围电路,完成实际测试。
2、设计要求
1)具有时、分、秒计数显示功能,以24小时循环计时。
2)时钟计数显示时有LED灯的花样显示。
3)具有调节小时、分钟及清零的功能。
4)具有整点报时功能。
数字系统的设计采用自顶向下、由粗到细, 逐步分解的设计方法, 最顶层电路是指系统的整体要求, 最下层是具体的逻辑电路的实现。自顶向下的设计方法将一个复杂的系统逐渐分解成若干功能模块, 从而进行设计描述, 并且应用EDA 软件平台自动完成各功能模块的逻辑综合与优化, 门级电路的布局, 再下载到硬件中实现设计
1]。
根据总体方框图及各部分分配的功能可知,本系统可以由秒计数器、分钟计数器、小时计数器、整点报时、分的调整以及小时的调整和一个顶层文件构成。采用自顶向下的设计方法,子模块利用VHDL语言设计,顶层文件用原理图的设计方法。显示: 小时采用24进制,而分钟均是采用6进制和10进制的组合。
1、性能指标及功能设计
1)时钟计数:完成时、分、秒的正确计时并且显示所计的数字;对秒、分
——60进制计
EDA课程设计论文1 来自淘豆网m.daumloan.com转载请标明出处.