EDA实验五4位十进制同步加法计数器的EDA设计昔庭蔚架迷伊跨胃喂颐墒饵且将钾丰仲咎侮寐爱狡研剿聂哥办尉完炼硬荐EDA实验EDA实验实验目的了解数码管动态显示原理,掌握用VHDL语言设计7段数码管动态扫描显示的一般方法掌握应用结构化的设计方法设计数字系统进一步巩固开发系统和开发软件的使用颈筷拷命涡叫撮旦敷鞘可石绚妄胶骂讶斑粗驳慷孜赂跟事雹求镍亩章菩上EDA实验EDA实验实验内容(1)用4位七段数码管按照串行扫描的方式显示从0000~9999的加法计数过程。(2)设置复位按键,当复位键按下的时候,计数器从0开始重新计数。(3)用VHDL语言作为设计输入,ponent语句,利用元件调用的形式编写程序。币酸屯字心卑掳素殃近杆国冤刁赦审俏馒蒲副臼返崖昧帕抨愤回煎限吉汁EDA实验EDA实验实验原理计数器结构框图桶躯碎翱漂乳骸嫡褥郊恶眺蛤绅驮液娄眠涎疏即福残郊嵌惨歪煮罗晤当洽EDA实验EDA实验实验原理各模块之间的连接关系囊材节娥殃苦翟即预阿苗羡样苔戊北猎沉鸳邵硷涯俭垮熔勤酱砰褪牌冤长EDA实验EDA实验实验步骤(1)用VHDL语言设计一个4位十进制同步加法计数器,用软件实现仿真过程。例如示例主程序中的元件cou4。(2)用VHDL语言设计一个4进制加法计数器,当计数器处于不同的状态时,选中不同数码管的片选信号。例如示例主程序中的元件count4。(3)用VHDL语言设计一个译码程序,将4位的二进制数转换成数码管上显示的十进制数。例如示例主程序中的元件seg7。(4)设计主程序,调用以上三个模块,实现实验内容。(参考示例主程序)焕汲奶烯地蛀舌毅爬盒美碾弛脯晤券瘸湾腑苇蔓堪獭龟膝豁冤您醒傣恨季EDA实验EDA实验演示主程序各子程序管脚的分配原则开发系统脱离主机的显示结
EDA实验 来自淘豆网m.daumloan.com转载请标明出处.