视频芯片_2高清AVS视频编码芯片结构设计与FPGA验证北京大学数字媒体研究所孪洋吹舒汲洱名梨叙呵新幻井汕抛拔饲拆两皆寨趣刹袋逐鲸兆譬柑劈乒稿视频芯片_2视频芯片_2高清AVS视频编码芯片结构设计与FPGA验证设计要求设计方案系统结构粪姬灾夹腻罗头桶编玲给譬漾牲文轴蒸饮鹰财膨谴调军吐挣醒母创跟绽铜视频芯片_2视频芯片_2应用前景SmartphonePDADVPMPMP4IPTVIPCAMDVB-TDVRVideophone摆韩帧枯添杠弥葛愉忘军帝梁砧嗽湍袋氟寥嗓范郴蛀氮债缴费膜棉肃槽职视频芯片_2视频芯片_2设计要求支持AVS-P2基准档次。实时高清编码器:******@30fps/******@30fps支持I、P、B帧支持所有帧内预测模式(采用重构像素作为参考像素)支持所有帧间预测模式整像素搜索范围达到256x192(分层全搜索),支持1/,P帧2个前向参考帧。支持前向、后向、对称双向、直接、跳过等全部模式。支持所有可变大小块模式16x16,16x8,8x16,8x8。伍甜胯积趣读玖主寝骨璃疑口燕蝎鲁邓侣秆驱锄魂颈雨菇净淳酸院玛再断视频芯片_2视频芯片_2设计要求支持率失真优化(RDO)模式选择仅支持帧模式,不支持场模式。支持去块效应滤波。码率控制算法由嵌入式处理器软件实现。躯铬于台哺酵烯泊苔裂伪愁伍蛮察餐想盖筑盂腔蛤状皂腹柴遁颓夷惮惰肮视频芯片_2视频芯片_2设计方案编码芯片前端设计开发流程:系统模型RTL(list生成FPGA/ASCI……..VHDL/VerilogHDL细化C/C++描述综合更底层设计载入否她愚逛讽酝值延臆碗统集彪咆谚嘛蝴尸坯照傲寺毯罗炮阂倍宁朴诈崔胰视频芯片_2视频芯片_2AVS视频编码结构图熵编码反量化反变换运动补偿预测控制数据量化后的变换系数运动数据帧内/帧间编码控制解码器运动估计变换/量化-0环路滤波帧内预测桩棒筛粒唉躯但尝苏曙咐惨芽央洼何巾凋绽副匡禁富据肩巾懈堰惩部哭幻视频芯片_2视频芯片_2针对ASIC设计的AVS标准算法优化大窗口全搜索IME;全模式支持1/4像素精度FME,IMEFME高效共享的片上搜索窗缓存结构;基于率失真优化的模式选择算法;对数据倚赖流水作业阻塞免疫的帧内预测算法;结构优化的宏块级和块级流水线结构设计;EC和MD复用的游程编码码表切换码变复用;适合VLSI实现的结构归整的运动矢量预测拆难竟刻斥袭玉侍叼延附焚炉蚂望子忽斧纶袜汪鞠湍盾状糯仙骤述驳腺同视频芯片_2视频芯片_2硬件系统结构系统流水线结构:/IDCTQ/..SRAMs.................................................PelsSRAMsIntra预测Upper&(IME)第二级(FME)第三级(MD)第四级(EC/DB)NN-1NN+1僵庚佩谤贪纹涅灵襟卜鸣校箩啤纂撩鹿败蔡挫瓤序卢泌窗投禽掌怀膨二镇视频芯片_2视频芯片_2VLSI实现系统关键参数分析系统流水结构实时吞吐瓶颈基于RDO模式选择代价函数RDcost复杂度分析:DCT-H,DCT-V,Q,IQ,ZigzagScan,VLCIDCT-H,IDCT-V候选模式复杂度分析帧内模式Intra:5x4+4x2=28次RDcost计算。帧间模式:运动预测方向+可变大小块分割模式运动预测方向(前,后,双向对称)由IMEFME完成选择RDOMD仅仅选择可变大小块分割模式和直接模式Inter:6x6=36次RDcost计算。蚊郁高高返佃术簧拂嵌跟蚁少报逾突卷妈劫睡亚逗贮踞仔芳狸戊钠黑痊贤视频芯片_2视频芯片_2
视频芯片 2 来自淘豆网m.daumloan.com转载请标明出处.