5
C H A P T E R
基于ARM的硬件系统设计
本节提要
1
3
2
5
4
6
基于ARM的硬件系统体系结构
存储器接口设计
网络接口设计
I/O接口设计
人机交互接口设计
其它通讯接口设计
ARM920T内核结构
S3C2410的内部结构
实验平台的体系结构
2410核心资源
总线隔离驱动
168Pin扩展槽
网卡设备
LCD驱动
音频电路
串口设备
USB设备
PCMCIA
IDE/CF卡
SD卡接口
IO扩展
电机等
其他资源
局部总线
扩展总线
读写总线的时序图
稳态
Read
Write
稳态
2410的存储器系统
—可通过软件选择大小端
—地址空间:每个Bank 128Mbytes (总共 1GB)
—除 bank0 (16/32-bit) 外,所有的Bank都可以通过编程选择总线宽度= (8/16/32-bit)
—共 8 个banks
6个Bank用于控制 ROM, SRAM, etc.
剩余的两个Bank用于控制 ROM, SRAM, SDRAM, etc .
— 7个Bank固定起始地址;
—最后一个Bank可调整起始地址;
—最后两个Bank大小可编程
—所有Bank存储周期可编程控制;
S3C2410的存储器配置
Bank6/Bank7地址分布
嵌入式系统-基于ARM的硬件系统设计 来自淘豆网m.daumloan.com转载请标明出处.