课程数字电路基础实验题目基于CPLD单片机的多功能数字钟电路设计报告姓名与学号何迪3100103195指导教师阮秉涛报告完成时间2012年5月23日星期三班号电气工程及其自动化1001班所在学院电气学院实验名称:多功能数字钟姓名:何迪学号:3100103195装订线摘要基于CPLD单片机的多功能数字钟电路是采用数字电路结合模拟电路设计方法,利用晶振分频产生秒脉冲,送入计数器从而对“时”、“分”、“秒”进行计数和数字显示的24小时制的计时装置。本设计在quartus软件上同时使用了顶层原理图以及纯VHDL编程的方法,经过可行性分析最终选取了纯VHDL编程方法来实现,并烧录到了单片机上实现了最终的硬件整体。设计出的多功能数字钟同时具有6位LED数码管显示时、分、秒的计时值,闹钟迅响、整点报时、快速校时等基本功能以及时钟暂停,倒计时和显示日历的附加功能。具有走时准确、显示直观、精度高、稳定性好等优点,经验证,其每天误差不超过±1秒,具有很高的计时精度。整体电路装置十分小巧,使用方式也较为方便,在相同按钮在不同模式下的不同作用,数码管在不同模式下的不同显示方面有一定创新。AbstractMulti-functionaldigitalclockcircuit,puterCPLD,isa24-,usescrystalsub-frequencytogeneratesecondpulse,whichisthensenttothecountersinordertocountanddisplay"hours","minutes"and"seconds".Thisdesigninquartussoftwareusesbothtop-,andgetsburnttoachievethefinalhardwareofthewholeonthemicro--functionaldigitalclock,designedinthisway,hassixLEDdigitaldisplayingtubesshowinghours,,itisequippedwithclockhalt,,directdisplay,highprecision,goodstability,etc,whosedailyerrordoesnotexceed±,
多功能数字钟 来自淘豆网m.daumloan.com转载请标明出处.