下载此文档

新编16_32位微型计算机原理及应用(李继灿主编)课件第6章.ppt


文档分类:IT计算机 | 页数:约31页 举报非法文档有奖
1/31
下载提示
  • 1.该资料是网友上传的,本站提供全文预览,预览什么样,下载就什么样。
  • 2.下载该文档所得收入归上传者、原创者。
  • 3.下载的文档,不会出现我们的网址水印。
1/31 下载此文档
文档列表 文档介绍
优秀精品课件文档资料
CPU 系统总线总线插槽
AB AB
DB DB
CB CB

CPU局部
总线
地址锁存缓冲器
数据锁存缓冲器
总线控制逻辑
I/O


存储器系统
I/O
接口
第六章总线
总线基本概念

按总线连接的对象和所处系统的层次分
芯片级总线
系统总线
局部总线
外部总线
按允许信息传送的方向来分:
单向传输总线
双向传输总线
按用法分:
专用总线
非专用总线
2 . 总线的性能
.总线宽度
是指一次可以同时传输的数据位数。
.总线频率
是指总线工作时每秒内能传输数据的次数。
.传输率
是指每秒内能传输的字节数,用MB/s来
表示。
3 . 总线信息的传送方式
. 串行传送
. 并行传送
. 分时传送

AT
PCI
USB
IDE
SCSI
AGP
对连接总线的接插件的几何尺寸、引脚排序、电路信号名称及其电气特性等都作了详细规定,成为实际的工业标准,然后获得行业或国际标准组织的批准,即成为大家接受的某种总线标准
1. ISA(AT)总线
总线插槽是主板和 I/O 接口之间的连接器, 为了连接众多类型的接口电路, 主板一般都配有几种类型的总线。
ISA总线是16位总线, 始于286机型。之后在386 ~ 奔腾机上都有ISA总线。数据最高传输速度 8MB/S。
ISA总线由62芯+36芯两个插槽组成, 总线信号如下:
GND
RESET DRV
B1
B2
B3
B4
B5
B6
B7
B8
B9
B10
B11
B12
B13
B14
B15
B16
B17
B18
B19
B20
B21
B22
B23
B24
B25
B26
B27
B28
B29
B30
B31
A1
A2
A3
A4
A5
A6
A7
A8
A9
A10
A11
A12
A13
A14
A15
A16
A17
A18
A20
A19
A22
A21
A23
A24
A25
A26
A27
A28
A29
A30
A31
D1
D2
D3
D4
D5
D6
D7
D8
D9
D10
D11
D12
D13
D14
D15
D16
D17
D18
C1
C2
C3
C4
C5
C6
C7
C8
C9
C10
C11
C12
C13
C14
C15
C16
C17
C18
+5V
IRQ9
-5V
DRQ2
-12V
0WS
+12V
GND
SMEMW
AT总线插槽引脚分配
SMEMR
IOW
IOR
DACK3
DRQ3
DRQ1
DACK1
REFRESH
CLK
IRQ7
IRQ5
IRQ6
IRQ4
IRQ3
DACK2
T/C
BALE
+5V
OSC
I/O CH CK
GND
SD7
SD6
SD5
SD4
SD3
SD2
SD1
SD0
I/O CH RDY
AEN
SA19
SA18
SA17
SA16
SA15
SA14
SA13
SA12
SA11
SA10
SA9
SA8
SA7
SA6
SA5
SA4
SA3
SA2
SA1
SA0
MEM CS16
I/O CS16
IRQ10
IRQ11
IRQ12
IRQ15
IRQ14
DACK0
DRQ0
DACK5
DACK6
DACK7
MASTER
MEMR
MEMW
DRQ5
DRQ6
DRQ7
+5V
GND
SBHE
LA23
LA22
LA21
LA20
LA19
LA18
LA17
SD8
SD9
SD10
SD11
SD12
SD13
SD14
SD15
(1)数据线:SD15 ~ SD8 , SD7 ~ SD0
(2) 地址线:SA19 ~ SA0
(3) 控制线:
 AEN: 地址允许信号。
AEN=0, 表明CPU控制系统 3总线。
AEN=1, 表明DMAC控制系统3总线。
应用: 用AEN=0参与端口地址译码。
 IOR: I/O 读命令。
IOR=0, 把选中的端口寄存器内容→数据线。
应用: 用IOR=0读取 I/O 端口。

新编16_32位微型计算机原理及应用(李继灿主编)课件第6章 来自淘豆网m.daumloan.com转载请标明出处.

非法内容举报中心
文档信息
  • 页数31
  • 收藏数0 收藏
  • 顶次数0
  • 上传人wo1230
  • 文件大小0 KB
  • 时间2014-04-01
最近更新