课 程 设 计
题 目 数字秒表设计
院 系 信息工程学院
班 级
姓 名
指导教师
目录
:系统设计要求..............................................................................................3
:实验目的......................................................................................................3
:实验原理......................................................................................................3
:系统设计方案..............................................................................................3
:主要VHDL源程序.....................................................................................4
1) 十进制计数器的VHDL源程序..............................................................4
2) 六进制计数器的VHDL源程序..............................................................5
3)蜂鸣器的VHDL源程序..........................................................................5
4)译码器的VHDL源程序..........................................................................6
5)控制选择器的VHDL源程序..................................................................7
6)元原件例化的VHDL源程序..................................................................8
第六章:系统仿真.......................................................................................................10
第七章:系统扩展思路...............................................................................................11
第八章:设计心得总结...............................................................................................11
数字秒表的设计
系统设计要求
,分别为百分之一秒、十分之一秒、秒、十秒、分、十分,所以共有6个计数器与之相对应,6个计数器的输出全都为BCD码输出,这样便于和显示译码器的连接。当计时达60分钟后,蜂鸣器鸣响10声。
,以便秒表能随意停止及启动。
,它主要由显示译码器、分频器、十进制计数器、六进制计数器和报警器组成。在整个秒表中最关键的是如何获得一个精确的100HZ计时脉冲。
实验目的
通过本次课设,加深对EDA技术设计的理解,学会用QuartusⅡ工具软件设计基本电路,熟练掌握VHDL语言,为以后工作使用打下坚实的基础。
实验原理
秒表由于其计时精确,分辨率高(),在各种竞技场所得到了广泛的应用。秒表的工作原理与数字时基本相同,唯一不同的是秒表的计时时钟信号,,所以整个秒表的工作时钟是在100Hz的时钟
EDA课程设计数字秒表 来自淘豆网m.daumloan.com转载请标明出处.