Hefei University
课程名称 在系统编程技术
任课教师 康南生
设计题目 数字钟
班级 08自动化(3)班
姓名 鲍旭
学号 0805070284
日期 2011。6。18
目录
引 言 3
课题的背景、目的ﻩ3
一、题目分析ﻩ4
1、分析设计要求 4
2、总体方框图ﻩ4
3、数字钟的工作原理 4
二、选择方案 6
1、方案选择及设计规划 6
2、系统顶层图的设计 6
三、时、分、秒计数器电路ﻩ7
1、原理ﻩ7
2、时、分、秒电路部分代码ﻩ8
四、编写应用程序并仿真 11
1、秒计数器 11
2、分钟计数器ﻩ12
3、小时计数器ﻩ12
4、整点报时报警模块 12
五、硬件测试及说明 13
1、数字时钟系统采用模式7进行硬件测试ﻩ13
2、引脚锁定情况ﻩ13
3、硬件测试过程与结果分析ﻩ15
六、实验总结ﻩ16
七、参考文献目录 16
引 言
随着社会的发展,科学技术也在不断的进步。特别是计算机产业,可以说是日新月异,数字钟作为计算机的一个组成也随之逐渐进入人们的生活,,体积小,重量轻等方向不断发展,本设计主要介绍的是一个基于超高速硬件描述语言VHDL对数字钟中显示电路进行编程实现.
近年来,集成电路和计算机应用得到了高速发展,现代电子设计技术已迈入一个崭新的阶段,具体表现在:(1)电子器件及其技术的发展将更多地趋向于为EDA服务;(2)硬件电路与软件设计过程已高度渗透;(3)电子设计技术将归结为更加标准、规范的EDA工具和硬件描述语言VHDL的运用;(4)。
课题的背景、目的
本次设计的目的就是在掌握EDA实验开发系统的初步使用基础上,了解EDA技术,,掌握所学的课程知识,学习VHDL基本单元电路的综合设计应用。通过对实用数字钟的设计,巩固和综合运用计算机原理的基本理论和方法,理论联系实际,提高IC设计能力,提高分析、解决计算机技术实际问题的独立工作能力。通过课程设计深入理解计算机的组成原理,达到课程设计的目标.
一、题目分析
1、分析设计要求 (数字时钟的功能)
1)具有时、分、秒计数显示功能,以24小时循环计时。
2)具有调节小时、分钟及清零的功能。
3)具有整点报时功能.
4)时钟计数显示时有LED灯的花样显示。
2、总体方框图
数字时钟
小时计数显示功能模块
分钟计数显示功能模块
秒钟计数显示功能模块
整点报时功能模块
3、数字钟的工作原理
数字钟是一个将“ 时”,“分”,“秒”显示于人的视觉器官的计时装置。它的计时周期为24小时,显示满刻度为23时59分59秒,另外应有校时功能和一些显示星期、报时、停电查看时间等附加功能。因此,一个基本的数字钟电路主要由译码显示器、“时”,“分”,“秒",“星期”计数器、校时电路、报时电路和振荡器组成。干电路系统由秒信号发生器、“时、分、秒、星期”计数器、译码器及显示器、校时电路、整点报时电路组成。秒信号产生器是整个系统的时基信号,它直接决定计时系统的精度,一般用石英晶体振荡器加分频器来实现。将标准秒信号送入“秒计数器”,“秒计数器”采用60进制计数器,每累计60秒发出一个“分脉冲”信号,该信号将作为“分计数器”的时钟脉冲。“分计数器"也采用60进制计数器,每累计60分钟,发出一个“时脉冲”信号,该信号将被送到“时计数器"。“时计数器”采用24进制计时器,,发出一个“星期脉冲"信号,该信号将被送到
“星期计数器”,“星期计数器” 采用7进制计时器,.
数字钟的工作原理图
二、选择方案
1、方案选择及设计规划
根据总体方框图及各部分分配的功能可知,本系统可以由四个子模块(即秒计数器、分钟计数器、小时计数
EDA设计报告 来自淘豆网m.daumloan.com转载请标明出处.