下载此文档

主板说明书.docx


文档分类:IT计算机 | 页数:约11页 举报非法文档有奖
1/11
下载提示
  • 1.该资料是网友上传的,本站提供全文预览,预览什么样,下载就什么样。
  • 2.下载该文档所得收入归上传者、原创者。
  • 3.下载的文档,不会出现我们的网址水印。
1/11 下载此文档
文档列表 文档介绍
主板说明书
篇一:主板各种信号说明(非常有用)
主板上各种信号说明
一、CPU接口信号说明
[31:3]#I/OAddress(地址总线)
?,这些Pin传输的是交易的地址,在地址周期的第二个子周期中,这些Pin传输的是这个交易的信息类型.
#IAdress-20Mask(地址位20屏蔽)?此信号由ICH(南桥)(真实模式)时仿真8086只有1MByte(1兆字节)地址空间,当超过1Mbyte位空间时A20M#为Low,A20被驱动为0而使地址自动折返到第一个1Mbyte地址空间上.
#I/OAddressStrobe(地址选通)
?,所有Bus上的信号都在监控ADS#是否有效,一但ADS#有效,它们将会作一些相应的动作,如:奇偶检查、协义检查、地址译码等操作.
[1:0]#I/OAddressStrobes
?这两个信号主要用于锁定A[31:3]#和REQ[4:0]##负责REQ[4:0]#和A[16:3]#,ADSTB1#负责A[31:17]#.
[1:0]#I/OAddressParity(地址奇偶校验)?这两个信号主要用对地址总线的数据进行奇偶校验.
[1:0]IBusClock(总线时钟)
这两个Clock主要用于供应在HostBus上进行交易所需的Clock.?
#I/OBlockNextRequest(下一块请求)?这个信号主要用于宣称一个总线的延迟通过任一个总线代理,在这个期间,当前总线的拥有者不能做任何一个新的交易.
#IBusPriorityRequest(总线优先权请求)
?这个信号主要用于对系统总线使用权的仲裁,#有效时,所有其它的设备都要停止发出新的请求,#为有效,直到所有的请求都完成才释放总线的控制权.
[1:0]I/OBusSelect(总线选择)
?这两组信号主要用于选择CPU所需的频率,下表定义了所选的频率:
[63:0]#I/OData(数据总线)
?(北桥)#为Low时,总在线的数据才为有效,否则视为无效数据.
[3:0]#I/ODataBusInversion(数据总线倒置)?这些信号主要用于指示数据总线的极性,当数据总在线的数据反向时,,见下表:
#I/ODataBusBusy(数据总线忙)
?当总线拥有者在使用总线时,会驱动DBSY##为High时,数据总线被释放.
[3:0]#I/ODataParity(数据奇偶校验)?这四个信号主要用于对数据总在线的数据进行奇偶校验.
#I/ODataReady(数据准备)
?当DRDY#为Low时,指示当前数据总在线的数据是有效的,若为High时,则总在线的数据为无效.
[3:0]#I/ODataStrobe
DatastrobeusedtolatchinD[63:0]#?:
[3:0]#I/ODataStrobe
Datastrobeusedtolatchin?D[63:0]#:
#OFloatingPointError(浮点错误)
?这个信号为一CPU输出至ICH(南桥),FERR#被CPU驱动为Low.
(GTL参考电压)
这个信号用于设定GTL?Bus的参考电压,这个信号一般被设为Vcc电压的三分之二.
#IIgnoreNumericError(忽略数值错误)?#为Low时,#为High时,又有错误存在时,若下一个浮点指令是FINIT、FCLEX、FSAVE等浮点指令中之一时,CPU会继续执行这个浮点指令但若指令不是上述指令时CPU会停止执行而等待外部中断来处理这个错误.

主板说明书 来自淘豆网m.daumloan.com转载请标明出处.

相关文档 更多>>
非法内容举报中心
文档信息
  • 页数11
  • 收藏数0 收藏
  • 顶次数0
  • 上传人779277932
  • 文件大小44 KB
  • 时间2021-09-08
最近更新