下载此文档

实验6 计数器及其应用.ppt


文档分类:通信/电子 | 页数:约6页 举报非法文档有奖
1/6
下载提示
  • 1.该资料是网友上传的,本站提供全文预览,预览什么样,下载就什么样。
  • 2.下载该文档所得收入归上传者、原创者。
  • 3.下载的文档,不会出现我们的网址水印。
1/6 下载此文档
文档列表 文档介绍
1 。 。仪器或器材名称型号规格数量数字电路实验箱 SAC-DGII-4 1台四2输入与非门 74LS00 1片十进制同步加/减计数器 74LS192 2 00 00 02 20 86 51 74 74 192 192 连续脉冲单脉冲 3 1. 测试同步十进制可逆计数器 74LS192 的逻辑功能 DR --异步置 0端 CP U:加计数时钟脉冲输入端 CP D:减计数时钟脉冲输入端 D 0 R D BO CO LD D 2 D 3 D 1 Q 1 Q 0 CP D CP U Q 2 Q 3 GND 12 3 45 6 78 74LS192 16 15 ********** LD 输入输出 R D CP U CP DD 3D 2D 1D 0Q 3Q 2Q 1Q 0 74LS192 的功能表 LD -- 异步预置数端 Q 3、Q 2、Q 1、Q 0 --计数输出端 D 3、D 2、D 1、D 0 --数据输入端 CO BO --进位输出端 -- 借位输出端 1××××××× 0000 00×× d 3d 2d 1d 0d 3d 2d 1d 0 01↑ 1××××十进制加计数 011↑××××十进制减计数 4 74LS192 组成 2位十进制加法计数器。输入 1Hz 连续计数脉冲,进行 00 ~ 99 累加计数,记录之。计数器输出状态用七段显示数码管显示. 低位 CO ’接高位的 CP U , 低位 CP U =CLK ; R D=“0”, CP D=“1”,LD ’=“1” 2位十进制加法计数器改为 2位十进制减法计数器实现 99 ~ 00 递减计数,记录之。低位 BO ’接高位的 CP D 4. 设计一个数字钟移位 60 进制加法计数器并进行实验。 00-59 6 0 高位 0 11 0产生置 0信号 5. 选作: 设计一个数字钟移位 60 进制减法

实验6 计数器及其应用 来自淘豆网m.daumloan.com转载请标明出处.

非法内容举报中心
文档信息
  • 页数6
  • 收藏数0 收藏
  • 顶次数0
  • 上传人ranfand
  • 文件大小2.08 MB
  • 时间2016-09-01