一种低成本的上电时序控制电路的制作方法
专利名称:一种低成本的上电时序控制电路的制作方法
技术领域:
本实用新型属于计算机嵌入式硬件技术领域,尤其涉及一种低成本的上电时序控制电路。
技术背景随着IT技术的不断发展,大量的嵌入式处理器一种低成本的上电时序控制电路的制作方法
专利名称:一种低成本的上电时序控制电路的制作方法
技术领域:
本实用新型属于计算机嵌入式硬件技术领域,尤其涉及一种低成本的上电时序控制电路。
技术背景随着IT技术的不断发展,大量的嵌入式处理器MPU广泛应用到通信、工业等诸多领域。随着嵌入式处理器主频越来越高,处理器的设计也越来越复杂,一般来说新的处理器都需要外部提供多种供电电压,如处理器待机电压、核心电压、IO电压等等。为保证处理器能够正常启动,绝大多数处理器都需要这些供电电压按一定的顺序进行启动,以避免内部电路发生紊乱。与嵌入式处理器类似,TFT液晶启动一般也需要提供多种驱动电压,这些电压也同样有启动顺序的要求。作为处理器的提供厂家,为解决上电时序问题,一般都提供与芯片配套的电源管理芯片(PMU),电源管理芯片可根据芯片上电时序要求实现多电压顺序上电功能,但PMU芯片比较复杂,成本较高,同时也与其配套处理器芯片关系密切,灵活性较差。
发明内容针对上述存在的技术问题,本实用新型的目的是提供一种低成本的上电时序控制电路,该电路实现简单,成本低廉,灵活性好,适合各种不同的上电时序应用场合,用户也可通过组合该电路实现多种不同电压的上电时序。为了达到上述目的,本实用新型采用如下的技术方案一种低成本的上电时序控制电路,包括延时电路连接NMOS管的栅极,NMOS管的源极接地,低压差线性稳压器LDO的输出电压连接PMOS管的源极,低压差线性稳压器LDO的输出电压还通过一电阻同时连接到PMOS管的栅极和NMOS管的漏极。上述延时电路为阻容延时电路。上述低压差线性稳压器LDO为三端口的1117芯片。与现有技术相比,本实用新型电路具备如下功能和特色I、本实用新型电路简单、成本低廉,可实现延时上电功能,可应用于嵌入式处理器、TFT液晶等电源电路中,满足其多工作电压实现按顺序上电的需求;2、本实用新型电路通过控制电压来控制输出电压,从而实现输出电压在控制电压后上电的功能;3、本实用新型通过调整延时电路中的电阻值和电容值,来实现不同的上电延时时间,满足处理器上电时序中对延时时间的要求;4、本实用新型中的LDO可以选择不带使能功能的低成本LD0,在多电压应用下成本下降尤为明显。
图I为本实用新型的电路原理框图;图2为本实用新型一种具体实施的电路图。
具体实施方式
参见图1,本实用新型电路由一低压差线性稳压器LD0、一 NMOS管、一 PMOS管、一延时电路和一电阻组成,其中,LDO用于产生系统输出电压,NMOS管和PMOS管实现了 LDO输出电压到电路最终输出电压的控制,只有当控制电压达到MOS管门限值时系统才有电压输出,延时电路可用于调节上电的延时时间,电阻用来保证PMOS管漏极的电压输出;需要实现上电时序的控制电压通过延时电路输入至NMOS管的栅级,而PMOS管的漏极则为电压输出端。 本具体实施中的LDO采用的是成本低廉的三端口 1117芯片,延时电路为阻容延时电路,参见图2。本实用新型电路中,低压差线性稳压器LDO用于产生系统的输
一种低成本的上电时序控制电路的制作方法 来自淘豆网m.daumloan.com转载请标明出处.