下载此文档

数字式日历牌课程设计报告.docx


文档分类:办公文档 | 页数:约8页 举报非法文档有奖
1/8
下载提示
  • 1.该资料是网友上传的,本站提供全文预览,预览什么样,下载就什么样。
  • 2.下载该文档所得收入归上传者、原创者。
  • 3.下载的文档,不会出现我们的网址水印。
1/8 下载此文档
文档列表 文档介绍
《数字电子技术基础》课程设计报告

题目名称数字式日历牌
班级信息121
姓名王涛
学号 1204010125
同组者
成绩
计算机与信息工程学院
一、课题名称
数字式日历牌
二、设计任务及要求
用中、小规模集成电路设计一个能自动显示“年、月、日、星期、时、分”的数字式日历牌,能实现以下功能:
1. 由555定时器产生1kHz的标准“分”信号。
2.“分计数器”为00 ~ 46的四十七进制计数器。
3.“时计数器”为00 ~ 23的二十四进制计数器。
4.“星期计数器”为1、2、3、4、5、6、日的七进制计数器。
5.“日计数器”根据月的不同,可为十五~十八进制计数器。
6.“月计数器”为1 ~ 12的十二进制计数器。
,平年是15天,闰年是16天,这个情况应考虑进去。
。即只要将开关置于校时位置,可分别对“年、月、日、星期、时、分”进行手动脉冲输入或连续脉冲输入的校正。
三、系统框图
555定时器
分单元电路
时单元电路
日单元电路
星期单元电路
月单元电路
年单元电路
手动脉冲校准
四、单元电路
1. 555定时器
OUT端产生频率为1kHz的标准“分”信号
2. 分单元电路
分单元电路由两片74LS160组成,低位片的EP、,其进位端接高位片的EP、ET。两块74LS160的QA、QB、QC、QD分别接两个七段数码管。CLK由555定时器提供,当计数器的值为46时,CLR值为0,等待下一个CLK信号作用时,计数器被置为00,即可实现00~46的47进制计数器。进位的同时会产生一个上升沿经非门变成下降沿作用于下一个模块。
3. 时单元电路
时单元电路由两片74LS160组成,低位片的EP、,其进位端接高位片的EP、ET。两块74LS160的QA、QB、QC、QD分别接两个七段数码管。CLK由分单元电路提供,当计数器的值为23时,CLR值为0,等待下一个CLK信号作用时,计数器被置为00,即可实现00~23的24进制计数器。进位的同时会产生一个上升沿经非门变成下降沿作用于下一个模块。
4. 星期单元电路
星期单元电路由一片74LS160组成,低位片的EP、,。74LS160的QA、QB、QC、QD接七段数码管。CLK由时单元电路提供,对QA、QB、QC、QD重新编码使输出为7时数码管显示8。当计数器的值为8时,LOAD值为0,等待下一个CLK信号作用时,计数器被置为1,即可实现星期的进制计数器。
5. 日单元电路
日单元电路由两片74LS160组成,低位片的EP、,其进位端接高位片的EP、ET,。两块74LS160的QA、QB、QC、QD分别接两个七段数码管。CLK由时单元电路提供,当计数器的值为15时,且满足平年二月,LOAD值为0,等待下一个CLK信号作用时,计数器被置为01,即可实现01~15的15进制计数器;当计数器的值为16时,且满足闰年二月,LOAD值为0,等待下一个CLK信号作用时,计数器被置为01,即可实现01~16的16进制计数器;当计数器的值为17时,且满足小月,LOAD值为0,等待下一个CLK信号作用时,计数器被置为01,即可实现01~17的17进制计数器;当计数器的值为18时,且满足大月,LOAD值为0,等待

数字式日历牌课程设计报告 来自淘豆网m.daumloan.com转载请标明出处.

非法内容举报中心
文档信息
  • 页数8
  • 收藏数0 收藏
  • 顶次数0
  • 上传人s1188831
  • 文件大小223 KB
  • 时间2017-08-08