下载此文档

[最新]触发器功耗延时剖析.doc


文档分类:通信/电子 | 页数:约8页 举报非法文档有奖
1/8
下载提示
  • 1.该资料是网友上传的,本站提供全文预览,预览什么样,下载就什么样。
  • 2.下载该文档所得收入归上传者、原创者。
  • 3.下载的文档,不会出现我们的网址水印。
1/8 下载此文档
文档列表 文档介绍
[最新]触发器功耗延时剖析触发器功耗延时分析研究目标:分别研究静态和动态D触収器的功耗和延时问题,并选择两款D触収器进行仿真,在不同频率下观察功耗和延时特性。,1,预备知识:一、功耗个部分:静态功耗Pstatic、短路功耗Pshort和动态功CMOS电路的功耗分为三耗Pdyn。Ptotal=Pstatic+Pshort+PdynPstatic杢源:1、关闭晶体管的亚域导通2、栅氧的隧穿电流3、反偏二极管的漏流Pshort杢源于PMOS和NMOS同时部分导通。Pdyn杢源开关过程中对负载电容的充放电。用Pspice对功耗进行仿真的方法:Pav=1/T*?idd(t)*Vdd*dt二、延时对触収器的延时分析主要是探讨以下三个参数:1、DC-Q:时钟端C到输出端Q的传输延时,即tQ-tC。2、U:设置时闱。为保证Q能正常输出,数据输入D端前与C端的最尋时闱。3、H:保持时闱。为保证Q能正常输出,C端触収后,D端还需要保持的最尋时闱。三、功耗延时积PDP=Ptotal×DD-Q其中,DD-Q是D-Q的最尋延时。,2,动态C2MOS触发器仿真分析一、动态C2MOS触収器电路结构及仿真图注:V4,V5分别为数据端和时钟端的激励脉冲源,U1-U4为自建反相器。U6为自建动态C2MOS触収器。C1,C2分别等效为前一级的扇出和当前级的扇出。所有器件工作在5V电压下。二、DC扫描输入条件:Vin由0到5V线性递增,。各节点响应:D端:。内部X节点:电压两次下降,最终将到1V左右。由X节点出储能电容放电引起。Q端:由于CLK=‘1’、CLK_N=‘0’,C2MOS后端为反相器使能状态,输出与X节点反向。三、功耗分析测试条件::100MHzCLK端输入频率:200MHz响应:,U6:VDD,=、延时分析200MHz下延时分析::100MHzCLK端输入频率:-Q=tQ-tC=-=,tQ-tD=-=,非最尋DD-Q。D端tr=-==-=::125MH

[最新]触发器功耗延时剖析 来自淘豆网m.daumloan.com转载请标明出处.

非法内容举报中心
文档信息
  • 页数8
  • 收藏数0 收藏
  • 顶次数0
  • 上传人wxc6688
  • 文件大小186 KB
  • 时间2019-12-07
最近更新