下载此文档

(补)存储器实验报告.doc


文档分类:IT计算机 | 页数:约8页 举报非法文档有奖
1/8
下载提示
  • 1.该资料是网友上传的,本站提供全文预览,预览什么样,下载就什么样。
  • 2.下载该文档所得收入归上传者、原创者。
  • 3.下载的文档,不会出现我们的网址水印。
1/8 下载此文档
文档列表 文档介绍
《计算机组成原理》实验报告实验名称实验 4: 存储器实验实验日期 2013 年 11月 11日报告日期 2013 年 11月 11日专业计算机科学与技术班级计 102 签名严祎乐张欢学号 1103074 11030075 分工连线、检查看图、检查权重 50% 50% 成绩一、实验目的掌握静态随机存储器 RAM 工作特性及数据的读写方法。二、实验设备 1. TDN-CM+ 教学实验系统一套。 2. 排线 10 条: 8芯3 条, 2芯7 条。三、实验内容实验所用的半导体静态存储器电路原理如图 -1 所示,实验中的静态存储器由一片 6116 ( 2K ×8)构成,其数据线接至数据总线,地址线由地址锁存器( 74LS273 )给出。地址灯 AD0 ~ AD7 与地址线相连,显示地址线内容。数据开关经一个三态门( 74LS245 )连至数据总线,分时给出地址和数据。图 -1 存储器实验原理图由于地址寄存器为 8位,所以接入 6116 的地址为 A7 ~ A0 ,而高三位 A8 ~ A10 接地,因此其实际容量为 256 字节。 6116 有三个控制线: CE (片选线)、 OE (读线)、 WE (写线)。当片选有效( CE=0 )时, OE=0 时进行读操作, WE=0 时进行写操作。本实验中将 OE 常接地,在此情况下,当 CE=0 、 WE=0 时进行读操作, CE=0 、 WE=1 时进行写操作,其写时间与 T3 脉冲宽度一致。实验时将 T3 脉冲接至实验板上时序电路模块的 TS3 相应插孔中,其脉冲宽度可调,其它电平控制信号由“ SWITCH UNIT ”单元的二进制开关模拟,其中 SW-B 为低电平有效, LDAR 为高电平有效。四、实验步骤 1. 形成时钟脉冲信号 T3 a) 接通电源,用示波器连接线接入方波信号源的输出插孔 H23 。 b) 将时序电路模块( STATE UNIT )单元中的ф和信号源单元( SIGNAL UNIT )中的 H23 排针相连。 c) 在时序电路模块中有两个二进制开关“ STOP ”和“ STEP ”。将“ STOP ”开关置为“ RUN ”状态、“ STEP ”开关置为“ EXEC ”状态时,按动微动开关 START ,则 TS3 端即输出为连续的方波信号, 此时调节电位器 W1 及 W2 , 用示波器连接线的探针分别插入 H23 ,再用示波器观察( PC 联机软件中的双踪示波器功能可代替真实示波器观察波形, 将实验箱和 PC 机相连并通电后, 启动 CMP 软件, 在上导航栏的“波形”菜单中点“启动”即可)。 d) 然后将“ STOP ”开关置为“ RUN ”状态、“ STEP ”开关置为“ STEP ”状态, 按动一次微动开关 START ,则 T3 输出一个单脉冲,其脉冲宽度与连续方式相同。 e) 关闭电源。 2. 连线按图 -2 连接实验线路,仔细查线无误后接通电源。由于存储器模块内部的连线已经接好,因此只需完成实验电路的形成、控制信号模拟开关、时钟脉冲信号 T3 与存储模块的外部连接。注意: ADDRESS UNIT 的 LDAR (单针)与 SWITCH UNIT 的 LDAR (双针)的连接; MAIN MEM 单元的 A7 ~ A0 与 EXT BUS 单元的 AD0 ~ AD

(补)存储器实验报告 来自淘豆网m.daumloan.com转载请标明出处.

非法内容举报中心
文档信息
  • 页数8
  • 收藏数0 收藏
  • 顶次数0
  • 上传人ranfand
  • 文件大小0 KB
  • 时间2016-07-08
最近更新