下载此文档

多功能串行通讯板卡的制作方法.docx


文档分类:通信/电子 | 页数:约2页 举报非法文档有奖
1/2
下载提示
  • 1.该资料是网友上传的,本站提供全文预览,预览什么样,下载就什么样。
  • 2.下载该文档所得收入归上传者、原创者。
  • 3.下载的文档,不会出现我们的网址水印。
1/2 下载此文档
文档列表 文档介绍
多功能串行通讯板卡的制作方法
专利名称:多功能串行通讯板卡的制作方法
技术领域:
本实用新型涉及数据传输控制领域,具体涉及一种多功能串行通讯板卡。
背景技术:
在数据通信,计算机网络以及分布式工业控制系统当中,经常需要使用串行通信有4通道工作方式,每个通道可以同时支持RS-232,RS-485,RS-422三种工作模式,有独立的收发器,4路通道共用一个容量为32MX8bit的SDRAM作为接收缓存,可以实现每路接收通道8MX8bit的接收空间。具体地,本实用新型可以采用如下技术方案。一种多功能串行通讯板卡,其包括连接器I ;用于数据转换并均与连接器I连接的多个接收通道2、3、4、5 ;与多个接收通道2、3、4、5连接的处理器8 ;以及与处理器8连接的PCI总线接口 6。优选地,处理器8与存储区9连接。优选地,PCI总线接口 6经由PCI桥芯片7与处理器8连接。优选地,4个接收通道2、3、4、5彼此独立、在板卡上平行布置。优选地,4个接收通道2、3、4、5中的每个通道均为支持RS_232、RS-485、RS_422三种工作模式的收发器。优选地,多个接收通道2、3、4、5共用存储区9,存储区为32MX8bit的SDRAM。优选地,处理器8为FPGA。处理器8采用FPGA,利用FPGA运算的并行性实现4通道数据收发。优选地,处理器8经由光电隔离器121、收发器122与4路串行接口连接。优选地,存储区9、即存储器件有I组,在板卡上与处理器8平行布置。在图2的板卡的结构示意图中,示出了各部件的更详细的构造及优选的具体元器件或构成,然而,本实用新型不限于此。其中,PCI总线接口 16经由桥芯片17与FPGA18连接,FPGA18经由总线接口与桥芯片17连接,经由串口通讯、光电隔离器121、收发器122与4路串行接口连接。FP GA18的时钟控制从24M晶振20接收数据,FPGA18的接收FIFO控制与SDRAM19连接。在图3所示的FPGA架构模型图中示出了 FPGA的优选构架,然而,本实用新型不限于此。其中,PCI本地总线接口 26与发送控制部和接收控制部连接,可以进行相要的写控制和读控制。发送控制的写控制可以进入块RAM,接收控制的写控制可以进入SDRAM控制器29,SDRAM控制器29经由缓冲将读控制调入PCI本地总线接口 26。Uart核和SDLC核与相应的读控制和写控制连接。下面简述本实用新型的板卡的操作方式。接收数据时,数据通过连接器I将每个通道的信号分别传到接收通道2、3、4、5,接收通道完成数据转换后,将数据传到处理器8,处理器8会将数据存储到存储区9的每个通道对应的存储空间,供上位机通过桥芯片7和PCI总线接口 6读走。[0042]在发送数据时,上位机将要发送的数据通过PCI总线接口 6和桥芯片7和处理器8写入处理器8的内部存储区的每个通道对应的存储空间,处理器8根据发送通道2、3、4、5的空闲状态将要发送的数据写入发送通道,最后由连接器I输出。本实用新型的板卡具有如下特点。1、4路接收通道,4路发送通道。2、3 种通讯模式RS232,RS422 和异步 RS485。3,32MByte 的 SDRAM 实现总容量 4X 8MX8bit 接收 FIFO 空间。4, FPGA内部存储空间实现总容量4X 511 X 8bit发送FIFO空间

多功能串行通讯板卡的制作方法 来自淘豆网m.daumloan.com转载请标明出处.

非法内容举报中心
文档信息
  • 页数2
  • 收藏数0 收藏
  • 顶次数0
  • 上传人421989820
  • 文件大小16 KB
  • 时间2022-06-26