下载此文档

一种基于vpx总线结构的数据处理系统的制作方法.docx


文档分类:通信/电子 | 页数:约3页 举报非法文档有奖
1/3
下载提示
  • 1.该资料是网友上传的,本站提供全文预览,预览什么样,下载就什么样。
  • 2.下载该文档所得收入归上传者、原创者。
  • 3.下载的文档,不会出现我们的网址水印。
1/3 下载此文档
文档列表 文档介绍
一种基于vpx总线结构的数据处理系统的制作方法
专利名称:一种基于vpx总线结构的数据处理系统的制作方法
技术领域:
本发明属于数据处理技术领域,具体涉及一种基于VPX总线结构的数据处理系统。
背景技术:
随着信息技术、嵌入式技术速处理。优选地,主控子系统的PCI-E交换机和数据处理子系统的PCI-E交换机均连接有FPGA,数据交换子系统的处理器连接有Rapid IO交换机,所述的FPGA通过Rapid IO接口与所述的Rapid IO交换机相连;可实现系统内部高带宽传输和高速处理。优选地,主控子系统的FPGA具有用户I/O接口 ;所述的用户I/O接口包括USB接口、VGA接口和HDMI接口等。方便用户使用鼠标键盘通过USB接口输入控制
命令以及使用显示器通过VGA接口或者HDMI接口输出处理结果。优选地,主控子系统的处理器通过IG以太网接口和IOG以太网接口接收外部设备提供的原始数据。以太网具有共享性、开放性、结构简单、平滑升级等优点,是当今现有局域网最常用的通信协议标准,IOG以太网是当前最快速的以太网标准。优选地,数据处理子系统的处理器具有外部调试接口 ;所述的外部调试接口包括JTAG接口和RS232串行接口等JTAG调试接口能方便用户对处理器进行在线编程,在线加载和在线调试,RS232串行接口能够实现处理器调试命令输入和调试信息输出。数据处理子系统的处理器和主控子系统的处理器均为多核处理器;数据交换子系统的处理器为PowerPC处理器,其通过I2C接口与PCI-E交换机和Rapid IO交换机连接,通过IG以太网接口与以太网交换机连接。所述的存储器由多块DDR3存储芯片构成。本发明数据处理系统基于VPX总线架构,采用模块化设计,易裁剪,具有处理速度块、功耗低、扩展灵活、坚固性强等特点;浮点处理性能超过1500G FLOPS (每秒所执行的浮点运算次数),具备IOGbps以太网数据输入,20Gbps高速串行总线互联。
图I为本发明数据处理系统的结构示意图。
具体实施例方式为了更为具体地描述本发明,下面结合附图及具体实施方式
对本发明的技术方案进行详细说明。如图I所示,一种基于VPX总线结构的数据处理系统,包括一主控子系统I以及通过一数据交换子系统2与主控子系统连接的多个数据处理子系统3。数据交换子系统2负责主控子系统I和数据处理子系统3之间的高速数据交互;其包括一 PowerPC处理器以及与PowerPC处理器相连的多块DDR3存储芯片,PowerPC处理器通过IG以太网接口连接有IG以太网交换机,通过I2C接口连接有Rapid 10交换机和PCI-E交换机。主控子系统I负责接收待处理数据,对各数据处理子系统3的负载进行动态监测,并根据监测结果将待处理数据及对应的任务指令通过数据交换子系统2分发给各数据处理子系统3,最后汇总数据处理子系统3处理后得到的最终数据并输出;待处理数据包括外部设备提供的原始数据或数据处理子系统处理后返回给主控子系统的中间数据。主控子系统I包括一多核处理器以及与多核处理器相连的PCI-E交换机和多块DDR3存储芯片;主控子系统I的多核处理器通过IG以太网接口和10G以太网接口接收外部设备提供的原始数据,通过另一 IG以太网接口与数据交换子系统2的IG以太网交换机连接,通过管理接口与数据交换子系统2的Po

一种基于vpx总线结构的数据处理系统的制作方法 来自淘豆网m.daumloan.com转载请标明出处.

非法内容举报中心
文档信息
  • 页数3
  • 收藏数0 收藏
  • 顶次数0
  • 上传人开心果
  • 文件大小18 KB
  • 时间2022-06-28
最近更新