This model paper was revised by LINDA on December 15, 2012.
MS中文数据手册
MSP430混合信号微控制器数据手册
产品特性
● 低电压范围:~
工作,外围模块继续工作,ACLK有效,SMCLK和MCLK环路控制无效,DCO的DC发生器关闭。
6. 低功耗模式4(LPM4):CPU停止工作,外围模块继续工作,晶体振荡器停止工作,SMCLK和MCLK环路控制无效,并且数字控制振荡器(DCO)的DC发生器被关闭。
中断向量和上电起始地址位于ROM中的0FFFFh-0FFE0H范围内,向量中包含各种中断处理程序的16位入口地址。
注释1:多源标志
注释2:中断标志位于模块内部
注释3:共有8个P2中断标志,但是在’11x系列中仅应用了6个P2的I/O引脚。
特殊功能寄存器(SFR)
多数中断和模块的允许位集中在低地址空间,未分配功能的那些特殊功能寄存器位在器件中实际上并未提供,这样安排可以简化软件存取。
WDTIE: 看门狗定时器中断使能位。当看门狗定时器被配置在间隔定时器模式时激活,当选中看门狗模式时不激活。
OFIE: 振荡器错误中断使能位。
NMIE: 非可屏蔽中断使能位。
WDTIFG: 看门狗定时器溢出(看门狗模式下)或者保密密钥非法时置位,VCC上电或者复位模式下RST/NMI引脚引起复位时复位.
OFIFG: 振荡器错误时置位.
NMIFG: 通过RST/NMI引脚置位
存储器组织
外围设备
外设通过数据、地址、控制总线与CPU相连,可以通过所有操作指令进行控制。完整的模块说明请参阅MSP43Ox11xx系列用户手册(文献号:SLAU049)。
振荡器和系统时钟
时钟系统由基本时钟模块支持,基本时钟模块包括一个内部数字控制振荡器、一个高频晶振和对一个32768Hz外部晶振的支持。基本时钟模块的这种设计既满足了低系统开销的要求,又满足了低功耗的要求。内部数字控制振荡器(DCO)提供了一个高速开启的时钟源,它尅在6μs内达到稳定。
基本时钟模块提供了一下几种时钟信号:
(ACLK),由32768Hz外部晶体或者一个高频晶体产生
(MCLK),供CPU使用的系统时钟
(SMCLK),供外围模块使用的子系统时钟
数字I/O
共有两个8位的I/O接口---P1和P2(在外部引脚上只有6个P2I/O信号可用):
、输出和中断条件
口的所有8位和P2口的6位都可以用于处理外部中断处理
注释:外部引脚上只有P2口的6位,—,但为P2口分配了所有的控制位和数据位。
看门狗定时器
看门狗定时器(WDT)模块的基本功能是当软件执行出现混乱时可以控制系统自动复位。如果设定的溢出时间到了,系统将产生复位。如果应用程序不需要看门狗功能,这个模块可以作为一个间隔定时器使用,当选择的定时时间到了以后,它可以产生一个定时中断。
定时器 A3
定时器A3是一个带有3个捕获/比较寄存器的16位定时器/计数器。定时器A3可以支持多重的捕获/比较、PWM输出、间隔计时。定时器A3还具有很多中断能力。中断可能产生自计数器溢出和每一个捕获/比较寄存器。
外围模块表
绝对最大额定参数
VCC—VSS电压…………………………………………………………
任意引脚上的电压(见注释)……………………………………+
任意端点二极管电流……………………………………………………………±2mA
存储温度(未编程芯片)……………………………………………-55℃---150℃
存储温度(已编程芯片)……………………………………………-40℃----85℃
注释:所有电压以VSS为参照。JTAG熔断电压(VFB)允许超过绝对最大额定值。熔断JTAG熔丝时电压加在TEST引脚上。
推荐工作环境
图1:C版本频率与供电电压间的关系
注释:最小处理器频率由系统时钟决定
图2:P/E版本频率与供电电压关系
注释:最小处理器频率由系统时钟决定
在推荐供电电压范围和推荐工作温度下的电气性能(除非另外说明)
供电电流(进入VCC)不包括外部电流
注释:所有输入连接到VSS或VCC,输出悬空。
与系统频率相对应的活动模式下的电流消耗:
与供电电压相对应的活动模式下的电流消耗:
施密特触发式输入_P1和P2口
标准输入RST/NMI,TCK,TMS,TDI
输入
MS中文数据手册 来自淘豆网m.daumloan.com转载请标明出处.