下载此文档

集成实验dc实验报告.doc


文档分类:通信/电子 | 页数:约7页 举报非法文档有奖
1/7
下载提示
  • 1.该资料是网友上传的,本站提供全文预览,预览什么样,下载就什么样。
  • 2.下载该文档所得收入归上传者、原创者。
  • 3.下载的文档,不会出现我们的网址水印。
1/7 下载此文档
文档列表 文档介绍
武汉大学电工电子实验教学示范中心
集成电路设计实验实验报告
电子信息学院电子信息工程专业 2014 年 5 月 2 日
实验名称
逻辑综合(DC工具)实验
指导教师
姓名
江燕婷
年级
2011级
学号
20**********
成绩
一、预习部分
实验目的(预期成果)
实验基本原理(概要)
主要仪器设备(实验条件,含必要的元器件、工具)
一、实验目的

;
3. 对设计进行时间约束的综合。
二、实验原理

DC是把RTL级的代码转化为门级网表。综合包括翻译,优化,映射三个步骤。
优化是基于所施加的一定时序和面积的约束条件,综合器按照一定的算法对翻译结果做逻辑优化和重组。在映射过程中,根据所施加的一定的时序和面积的约束条件,综合器从目标工艺库总搜索符合条件的单元来构成实际电路。

通过描述其设计环境,目标任务和设计规则来系统的约束设计。约束主要包含时序和面积信息,它们通常是从规格说明中提取出来的。DC用这些约束去综合和优化设计以符合其目标任务。
,设计规则和设计优化
(1)设计环境条件约束的环境变量
set_operating_conditions描述了设计的工艺、电压和温度等条件;
set_load定义了输出单元总的驱动能力;
set_driving_cell模拟了驱动输入管脚的驱动单元的驱动电阻;
set_drive指明了输入管脚的驱动强度,模拟了输入管脚的外部驱动电阻;
set_wire_load用来提供估计的统计线载(wire load)信息, 延时。
(2) 设计规则
set_max_transition,set_max_ capacitance,set_max_fanout 设计规则在技术库中设置,
为工艺参数所决定。
set_max_transition <value> <object list>
set_max_capacitance <value> <object list>
set_max_fanout <value> <object list>
三. 实验设备与软件平台
基于UNIX 系统的服务器、PC 机(windows)、DC 综合软件
二、实验操作部分
实验数据、表格及数据处理(综合结果概要、仿真波形图、时序分析结果、signalTAPII 结果等)
实验操作过程(可用图表示)
结论
四. 实验内容
1. 对设计进行分块设计;
2. 会用DC_tcl完成设计命令;
3. 时间约束设计;

五. 实验步骤
1. 分块设计
(1) 进入risc_design 所在的目录,,Read 和Link 在mapped 目录下的设计项目
,在DesignVision 环境中,生成默认的“End Point Slack”。命令timing/endpoint Slack /ok,记录下最大的违反约束的数值,记录最大的单元面积。,。
图1
(2) T_TOP 的Schematic View,选择View>Hi

集成实验dc实验报告 来自淘豆网m.daumloan.com转载请标明出处.

非法内容举报中心
文档信息
  • 页数7
  • 收藏数0 收藏
  • 顶次数0
  • 上传人3399846977
  • 文件大小3.13 MB
  • 时间2018-09-17
最近更新