下载此文档

存储器访问控制装置、存储器系统和存储器访问控制方法.docx


文档分类:通信/电子 | 页数:约8页 举报非法文档有奖
1/8
下载提示
  • 1.该资料是网友上传的,本站提供全文预览,预览什么样,下载就什么样。
  • 2.下载该文档所得收入归上传者、原创者。
  • 3.下载的文档,不会出现我们的网址水印。
1/8 下载此文档
文档列表 文档介绍
存储器访问控制装置、存储器系统和存储器访问控制方法
专利名称:存储器访问控制装置、存储器系统和存储器访问控制方法
技术领域:
本发明涉及一种用于控制对具有不同等待时间(latency)的多个存储器装置的访问的存储器访问控制装置和命令发出间隔的情况下发出命令,则在存储器访问控制电路100与存储器装置191和192之间的数据信号的驱动之间存在发生冲突的风险。注意,在存储器访问控制电路100与存储器装置191和192之间的读取和写入访问均使用4拍(four-beat)传送。假定存储器访问控制电路100和存储器装置191之间的布线延迟为O. 5个时钟周期,并且假定存储器访问控制电路100和存储器装置192之间的布线延迟为I. 5个时钟周期。假定保持在等待时间信息保持电路140中的读取等待时间为3个时钟周期,并且假定保持在等待时间信息保持电路140中的写入等待时间为2个时钟周期。如上所述,基于访问长度、布线延迟和等待时间计算最小命令间隔值,使得通过存储器访问控制电路100以及存储器装置191和192对数据信号106的驱动不冲突,并且将这些最小命令间隔值设置
到命令间隔缓冲器131a 131d中。
在传统例子中,由于仅处理了 4拍的存储器访问,因此“数据传送长度/2”为2个时钟周期。此外,“最小数据间隔”是用于防止连续访问的数据在数据信号中邻接的间隔,并且该“最小数据间隔”通常为I个时钟周期。当使用上述命令发出间隔计算方法计算命令发出间隔时,结果如下。即,将下面的间隔(时钟周期)设置到命令间隔缓冲器131a 131d中,并且在命令之间设置等于至少这些间隔的时钟周期。(I)发出写入命令之后再发出写入命令(131a) 3个时钟周期(2)发出写入命令之后再发出读取命令2个时钟周期(3)发出读取命令之后再发出写入命令7个时钟周期 (4)发出读取命令之后再发出读取命令5个时钟周期参考图2,现在说明在存储器访问控制电路100向存储器装置192发出读取命令然后再向存储器装置191发出写入命令的情况下的操作(操作例子I)。图2是示出在传统例子中发出命令时的操作例子I的时序图。在图2中,标记为存储器访问控制电路100的波形是通过采样存储器访问控制电路100的信号管脚(signalpin)所获得的波形。CLK、CS0、CS1和CMD是存储器访问控制电路100的输出信号,并且DQS和DQ是存储器访问控制电路100的输入/输出信号。存储器装置191和存储器装置192是通过采样存储器装置的信号管脚所获得的波形。CLK_0、CS_0和CMD_0以及CLK_1、CS_1和CMD_1是存储器装置的输入信号,并且DQS_0和DQ_0以及DQS_1和DQ_1是存储器装置的输入/输出信号。通过存储器访问接口 180将意为下一命令是读取命令的信息设置到访问方向缓冲器121中。当设置了访问方向缓冲器121时,由于在前访问方向缓冲器111为空,因而命令发出间隔选择电路151通知命令发出定时控制电路152在可能进行命令发出之前存在O个周期。另一方面,命令发出定时控制电路152接收表示在命令发出之前存在O个时钟周期的信息,并且在O个时钟周期之后给出命令发出许可。命令发出控制电路150断言片选信号102并且发出读取命令(T3)。命令发出控制电路150发出命令,并且同时将访问方向缓冲器121的表示读取

存储器访问控制装置、存储器系统和存储器访问控制方法 来自淘豆网m.daumloan.com转载请标明出处.

非法内容举报中心
文档信息
  • 页数8
  • 收藏数0 收藏
  • 顶次数0
  • 上传人开心果
  • 文件大小23 KB
  • 时间2022-06-26