下载此文档

EDA复习大纲.doc


文档分类: | 页数:约2页 举报非法文档有奖
1/2
下载提示
  • 1.该资料是网友上传的,本站提供全文预览,预览什么样,下载就什么样。
  • 2.下载该文档所得收入归上传者、原创者。
  • 3.下载的文档,不会出现我们的网址水印。
1/2 下载此文档
文档列表 文档介绍
EDA复习大纲
第一章 EDA概念(EDA就是依靠强大的电子计算机,在EDA工具软件平台上,对以硬件描述语言HDL为系统逻辑描述手段完成的设计文件,自动地完成逻辑编译、化简、分割、综合、优化、仿真,直至下载到可编程逻辑器件CPLD/FPGA或专用集成电路ASIC芯片中,实现既定的电子电路设计功能) 、发展阶段(CAD、CAE、EDA三个阶段)
第二章 EDA设计流程( )、各流程的具体操作,要注意的事项,以及各阶段对应的文件的扩展名
第三章全部,包括VHDL标识符的命名规则、数据对象(含信号与变量的区别)、数据类型、操作符;顺序语句、并行语句各语句的格式和用法,尤其是元件例化语句和生成语句。
第三章课后习题
第六章可编程逻辑器件的分类{[可分为:高密度可编程逻辑器件(HPLD)和低密度可编程逻辑器件(LPLD)1000门/片为区分线] :一次性编程器件和多次编程器件};CPLD与FPGA 各自的组成,特点

名词解释:EDA(electronic design automation电子设计自动化) CPLD(复杂可编程逻辑器件) FPGA(现场可编程门阵列) ISP(在系统课编程逻辑器件) VHDL(超高速硬件描述语言)
常用程序:
1/4位加法器、1/4位减法器、2/4/8位数据选择器、D/8D锁存器、D触发器、4位移位寄存器、2-4/3-8译码器、4-16译码器(用两片74138设计原理图)、用with-select或者when-else设计同或门、异或门和或非门等、根据逻辑表达式编程等等,如F= ABC+(D+E)+GH。
加减法器件的设计还要考虑如何采用元件例化语句和生

EDA复习大纲 来自淘豆网m.daumloan.com转载请标明出处.